Главная  Журналы 

0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 [ 81 ] 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99

flo-

-oBb/XOd=(AB+CD)

Эттонсиальная . yp-область

Контакт

\Выход


25MKM

Рис. 142. Четырехвходовый элемент И-ИЛИ-НЕ по схеме ДСЛ. Подложки всех ПТ подключены к источнику смещения Vbb



что если ячейка ИНЛ содержит п+1 транзисторов, то эквивалентный ей элемент ДСЛ должен содержать 2п транзисторов. Возрастание занимаемой схемой ДСЛ площади определяется также и ббльшим числом межсоединений и необходимостью увеличивать расстояние между приборами с р- и п-каналами.

В качестве примера, иллюстрирующего некоторые особенности конструирования логических элементов ДСЛ (см. [54, 343, 348, 349, 351-355]), на рис. 142, а приведена схема ячейки И-ИЛИ-НЕ. Она состоит из четырех Пар транзисторов с до-

С

-о/?

t-о

;S=RA+RB

Рис. 143. Схемы последовательных ключей

полнительной симметрией в последовательно-параллельном включении. В худшем случае заряд и разряд выходной емкости происходят через два р- и два п-канальных транзистора, i. соединенных последовательно. Как было показано в 12,1.2, эффективное отношение (Z/L)e в этом случае равно половине величины Z/L отдельного прибора; это приводит к возраст-анию времени переключения.Максимально возможное число последова: тельно или параллельно соединенных транзисторов в подобных I схемах ограничивается требуемым быстродействием и величи-(! ной полного тока утечки запертых приборов. Топологическая j схема ячейки показана на рис. 142,6. -Хотя все транзисторы изображены с одинаковым Z/L, это не обязательно является оптимальным вариантом. Вследствие более высокой подвижности носителей в п-канальных приборах время переключения из состояния «1» в «О» в этом случае меньше, чем для обратных переходов. Для выравнивания времен переключения отношение



ZjL транзисторов с п-каналом должно быть приблизительно вдвое меньше.

Важным типом логических элементов являются последовательные ключи, впервые описанные в [354] и усовершенство-

I -

! 7"


г-П П П-П-

/, г-1 г-1

/г-Т Г-Т Г~ /5-Г~1 r~L2r

/«-г -г~1 Г2г


Подложка

PVss

о2Т

Рис. 144. Разряд двоичного счетчика, построенный с применением, ключей по

схеме рис. 143, в.

ванные авторами работы [355]. В своей простейшей форме ключ состоит из одиночного МОП-транзистора (рис. 143,а), который в зависимости от управляющего сигнала R замыкает или разрывает цепь между точками Л и S. В идеальном случае при замкнутом ключе потенциалы А и S должны быть равны. В схеме рис. 143, а это выполняется только для Л = «0», если





0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 [ 81 ] 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99